二、填空题(每空1分,共20分)
1、时序逻辑电路一般由( )和( )两分组成。
2、多谐振荡器是一种波形产生电路,它没有稳态,只有两个
3、数字电路中的三极管一般工作于________区和________区。
4、四个逻辑变量的最小项最多有________个,任意两个最小项之积为________。
5、555定时器是一种用途很广泛的电路,除了能组成________触发器、________触发
器和________三个基本单元电路以外,还可以接成各种实用电路。
6、用2048×12的ROM芯片,最多能实现________个输入________个输出的组合逻辑
函数。
7、对于JK触发器,若J=K,则可完成________触发器的逻辑功能;若K=J=1,则完成
________触发器的逻辑功能。
8、时序逻辑电路的输出不仅和_________有关,而且还与________有关。
9、三态门的输出状态有________、低电平、________三种状态。
10、采用ISP技术的PLD是先装配,后________。
11、转换速度|和______________是衡量A/D转换器和D/A转换器性能优劣的主要指标。
三、简答题(每小题5分,共15分)
1、证明逻辑函数式: BC ? D ? D(B ? C )(AD ? B) ? B ? D。
2、简述下图所示组合逻辑电路的功能。
A
B
C
&
&
&
Y
&
3、试述施密特触发器和单稳态触发器的工作特点。
四、分析设计题(共30分)
1、试列写下列 ROM结构中Y2、Y1、Y0的函数表达式,并采用八选一数据选择器 74LS152对Y2、Y1、Y0重新实现。要求写出实现表达式,并画出逻辑电路图。其中,ROM地址译码器中,输入地址选中的列线为高电平。(10分)
2、试用 JK触发器和门电路设计一个十三进制的计数器,要求体现逻辑抽象、状态化简、状态方程、特性方程、驱动方程和输出方程等中间过程,画出逻辑电路图,并检查所设计的电路能否自启动。(20分)